ホーム > 安永 守利/ Yasunaga, Moritoshi
安永 守利
ALUMNI
2025年12月現在、筑波大学が主たる所属機関ではありません
Yasunaga, Moritoshi
オープンアクセス版の論文は「つくばリポジトリ」で読むことができます。
-
1.
A Highly-Scalable Self-Organizing Map Accelerator Implemented on FPGA
Yusuke, Yamagiwa; Yuki, Kawahara; Kenji, Kanazawa; Moritoshi, Yasunaga
Proc. International Symposium on Artificial Life and Robotics 2023 (AROB 28th '23) 936 (2023)
-
2.
FPGA を用いた自己組織化マップアクセラレータの開発とその性能評価
山際, 裕介; 川原, 佑宇紀; 金澤, 健治; 安永, 守利
第79回電子情報通信学会機能集積情報システム研究会,信学技報 (FIIS22) (2022)
-
3.
機械学習の手法を用いた打音診断
黒田千歳; 歌川紀之; 安永, 守利
令和4年度土木学会全国大会第77回年次学術講演会論文集 VI-329: (2022)
-
4.
打音法の AI 化への取り組み
黒田千歳; 歌川紀之; 安永, 守利
第7回コンクリート構造物の非破壊検査シンポジウム予稿集 (2022)
-
5.
AI(脳モデル)のウェーハスケール集積回路実装とその耐故障性能
安永, 守利
エレクトロニクス実装学会誌 25: 404 (2022)
-
6.
AI 手法を用いた打音法に関する研究
歌川紀之; 黒田千歳; 安永, 守利
一般社団法人日本非破壊検査協会 2021年度秋季講演大会講演概要集 (2021)
-
7.
ウェーハスケール集積回路(WSI)の再考―自己組織化マップの高耐故障性能への期待―
安永, 守利
第76回電子情報通信学会機能集積情報システム研究会,信学技報(FIIS21)-551 (2021)
-
8.
広帯域外部メモリ搭載型FPGAを用いたSpMVの高速計算に関する考察
柳澤良輔; 金澤健治; 安永, 守利
電子情報通信学会技術研究報告(コンピュータシステム研究会) (HotSPA2021)CPSY 2021-21 (2021)
-
9.
AIを用いた打音法技術について
歌川紀之; 黒田千歳; 安永, 守利; 西敏臣 (+1 著者) 黒田一郎
防衛施設学会令和2年度年次研究発表会予稿集(コロナ感染症のため令和3年度実施) 37 (2021)
-
10.
二端子対回路網に基づくアイパターンのシミュレーション-数式処理システムのみを用いたアイパターン計算-
狩野貴彦; 安永, 守利
電子情報通信学会エレクトロニクスシミュレーション研究会,信学技法, EST2020-61 45 (2021)
-
11.
分布定数回路
安永, 守利
エレクトロニクス実装学会システム研究会令和2年度第1回公開研究会論文集「これから始める基板設計」<Ⅰ基本編>―コロナ時代の新人向け回路・実装教育― 62 (2020)
-
12.
High Signal Integrity Transmission Line Using Microchip Capacitors and Inductors
Kano, Takahiko; Yasunaga, Moritoshi
Proceedings of 2016 IEEE Electrical Design of Advanced Packaging & Systems Symposium (EDAPS 2020) 24 (2020)
-
13.
寄生素子を考慮したコンデンサ型セグメント分割伝送線の設計と評価
狩野貴彦; 安永, 守利
第73回電子情報通信学会機能集積情報システム研究会,信学技報 (FIIS20) (2020)
-
14.
自己組織化マップのSoC型FPGAへの実装と評価
川原佑宇紀; 安永, 守利
第73回電子情報通信学会機能集積情報システム研究会,信学技報 (FIIS20) (2020)
-
15.
いくつかのAI手法を用いた打音法
歌川紀之; 黒田千歳; 安永, 守利
一般社団法人 日本非破壊検査協会 2020年度秋季講演大会講演概要集 123 (2020)
-
16.
自力で学習する大脳視覚野AIチップの製作―第3回C++言語でAIチップ製作―
安永, 守利
トランジスタ技術 57: 145 (2020)
-
17.
高速ディジタル信号伝送におけるリターン電流の実験と考察―電球の点灯順問題の実験検証―
安永, 守利
第72回電子情報通信学会機能集積情報システム研究会,信学技報 (FIIS20) (2020)
-
18.
FPGAによる自己組織化マップのハードウェア化―打音検査システムへの適用に向けて―
安永, 守利
電子情報通信学会誌(様々なハードウェアに適応したAI実装技術特集) 103: 507 (2020)
-
19.
自力で学習する大脳視覚野AIチップの製作―第2回 学習スピード対決!ソフトvsハード―
安永, 守利
トランジスタ技術 57: 136 (2020)
-
20.
自力で学習する大脳視覚野AIチップの製作―第1回 自己組織化マップAIの基礎―
安永, 守利
トランジスタ技術 57: 131 (2020)
-
1.
集積回路工学
Yasunaga; Moritoshi
コロナ社 2017年11月 (ISBN: 9784339009040)
-
2.
集積回路工学
Yasunaga,Moritoshi
2016年10月
-
3.
集積回路工学(森北出版)
Yasunaga,Moritoshi
2016年10月
-
4.
電磁波吸収・シールド材料とノイズ・誤動作対策(技術情報協会)
Yasunaga,Moritoshi
(担当:分担執筆, 範囲:高速ディジタル伝送信号の波形整形技術)
技術情報協会 2016年9月 (ISBN: 9784861046285)
-
5.
VLSI実装基板のための超高速信号伝送
安永守利; 吉原郁夫
進化技術ハンドブック第Ⅱ巻(応用編:情報通信システム)(社)電気学会進化技術応用調査専門委員会編 2011年11月
-
6.
電磁気学演習
安永守利; 根本承二郎; 平沢一紘
培風館 2008年4月
-
7.
SOMを用いた顔画像認証システム
安永守利
自己組織化マップ応用事例集―SOMによる可視化情報処理― 海文堂 徳高監修 2002年10月
-
8.
Evolvable Systems: From Biology to Hardware (4th International Conference, ICES2001)
Yong, Liu; Kiyoshi, Tanaka; Masaya, Iwata; Tetsuya, Higuchi; Moritoshi, Yasunaga
(担当:編者(編著者))
LNCS (Lecture Notes in Computer Science) 2210 Springer 2001年10月
-
9.
超並列計算機を用いた人工ニューラルネットワーク計算とその応用
安永守利
(担当:監修)
情報処理学会誌,2001年2月号 Vol.42, No.2 2001年2月
-
10.
ニューロコンピュータ
安永守利
(担当:監修)
CLINICAL NEUROSCIENCE (月刊臨床神経科学), Vol.16, No.11 1998年11月
-
11.
GA-WSI (Genetic Algorithms using Wafer Scale Integration)―GAのフォールトトレランスを活かした超大規模集積回路
安永守利
遺伝的アルゴリズム2 産業図書 北野宏明編 1995年5月
-
12.
ニューロLSIの現状と将来
渡部隆夫; 安永守利
(担当:監修)
情報処理学会誌,Vol.35, No.6 1994年6月
-
13.
ニューラルネットワークWSI
安永守利
(担当:監修)
工業調査会 電子材料, Vol.33, No.2 1994年2月
-
14.
Wafer-Scale Integration for Massively Parallel AI
Moritoshi, Yasunaga; Hiroaki, Kitano
AAAI Press/The MIT Press Hiroaki Kitano Ed. 1994年1月
-
21.
Parallel hardware implementation of self-organizing map using multiple Zynq FPGAs
Kawahara, Yuki; Komatsu, Hiroto; Shimada, Takumu; Utagawa, Noriyuki; Kuroda, Chitose; Yasunaga, Moritoshi
International Symposium on Nonlinear Theory and its Applications 2019 (NOLTA2019) 2019年12月2日
-
22.
マルチ打音システムを用いたコンクリートの剥離検知
歌川紀之; 黒田千歳; 川原佑宇紀; 安田, 悠; 安永, 守利
一般社団法人 日本非破壊検査協会 平成31年度秋季講演大会 2019年11月12日
-
23.
AI-based Design Methodology for High-speed Transmission Line in PCB
Yasunaga, Moritoshi; Matsuoka, Shumpei; Hoshino, Yuya; Matsumoto, Takashi; Odaira, Tetsuya
IEEE CPMT Symposium Japan 2019 (ICSJ2019) 2019年11月
-
24.
Zynq FPGAを用いた自己組織化マップ計算の高速化
川原佑宇紀; 安永, 守利
第70回電子情報通信学会機能集積情報システム研究会 2019年10月11日
-
25.
AIアプローチによるPCB用超高速配線の設計
松本, 昂; 安永, 守利
第29回マイクロエレクトロニクスシンポジウム(MES2019) 2019年9月12日
-
26.
自己組織化マップを用いた打音診断
黒田千歳; 歌川紀之; 島田拓夢; 小松弘人; 川原佑宇紀; 原田謙一; 安永, 守利
土木学会第74回年次学術講演会 2019年9月3日
-
27.
A High Signal-Integrity PCB-Trace with Embedded Chip Capacitors and Its Design Methodology Using Genetic Algorithm
Yasunaga, Moritoshi; Matsuoka, Sumpei; Hoshino, Yuya; Matsumoto, Takashi; Odaira, Tetsuya
International Conference on Electrical Packaging 2019 (ICEP2019) 2019年4月17日
-
28.
遺伝的アルゴリズムを用いたPCB用超高速配線の試作設計
松本, 昂; 松岡, 駿平; 大平, 哲也; 星野, 裕哉; 安永, 守利
第33回エレクトロニクス実装学術講演大会 2019年3月11日
-
29.
機械学習アプローチによるチップ部品画像の重心検出とそのFPGA実装
中村, 匠吾; 相部, 範之; 金澤, 健治; 安永, 守利
第33回エレクトロニクス実装学術講演大会 2019年3月11日
-
30.
Design and performance evaluation of a self-organizing map implemented on a Zynq FPGA
Kawahara, Yuuki; Komatsu, Hiroto; Shimada, Takumu; Utagawa, Noriyuki; Kuroda, Chitose; Yoshihara, Ikuo; Yasunaga, Moritoshi
The 24th Int’l Symp. on Artificial Life and Robotics 2019 (AROB 24th'19) 2019年1月23日
-
31.
Evolutionary design methodology for waveform shaping in GHz transmission line
Hoshino, Yuya; Matsuoka, Shumpei; Odaira, Tetsuya; Matsumoto, Takashi; Yoshihara, Ikuo; Yasunaga, Moritoshi
The 24th Int’l Symp. on Artificial Life and Robotics 2019 (AROB 24th'19) 2019年1月23日
-
32.
試験体で得られた学習データを用いた打音法
黒田, 千歳; 歌川, 紀之; 島田, 拓夢; 小松, 弘人; 川原, 佑宇紀; 原田, 謙一; 安永, 守利
一般社団法人 日本非破壊検査協会 平成30年度秋季講演大会 2018年11月15日
-
33.
トンネル切羽画像の自己組織化マップと深層学習による認識と解析
島田, 拓夢; 安永, 守利; 瀬谷, 正巳; 黒田, 千歳; 歌川, 紀之
電子情報通信学会第67回 機能集積情報システム研究会 (FIIS2018) 2018年10月26日
-
34.
Zynq FPGAを用いた自己組織化マップのハードウェア化と打音検査システムへの適用
小松, 弘人; 川原, 佑宇紀; 島田, 拓夢; 安永, 守利; 歌川, 紀之; 黒田, 千歳
電子情報通信学会第67回 機能集積情報システム研究会 (FIIS2018) 2018年10月26日
-
35.
High Signal Integrity Transmission Line Using Microchip Capacitors and its Design Methodology
Matsuoka, Shumpei; Yasunaga, Moritoshi
7th Electronic System-Integration Technology Conference (ESTC) 2018年9月18日
-
36.
自己組織化マップを用いた打音法(2)
歌川, 紀之; 黒田, 千歳; 島田, 拓夢; 小松, 弘人; 川原, 佑宇紀; 安永, 守利
土木学会第73回年次学術講演会 2018年8月29日
-
37.
打音検査への機械学習の適用
黒田, 千歳; 歌川, 紀之; 島田, 拓夢; 小松, 弘人; 川原, 佑宇紀; 安永, 守利
土木学会第73回年次学術講演会 2018年8月29日
-
38.
円形空洞試験体の波形データを用いた学習による打音法
歌川, 紀之; 黒田, 千歳; 瀬谷, 正巳; 安永, 守利; 島田, 拓夢
一般社団法人 日本非破壊検査協会 コンクリート構造物の非破壊検査シンポジウム 2018年8月2日
-
39.
コンデンサ型セグメント分割伝送線による高速ディジタル信号伝送の基本評価
星野, 裕哉; 松岡, 駿平; 安永, 守利
電子情報通信学会第66回 機能集積情報システム研究会 (FIIS2018) 2018年6月22日
-
40.
Zynq FPGAを用いた自己組織化マップのハードウェア化の基本検討
川原, 佑宇紀; 小松, 弘人; 島田, 拓夢; 安永, 守利; 歌川, 紀之; 黒田, 千歳
電子情報通信学会第66回 機能集積情報システム研究会 (FIIS2018) 2018年6月22日
-
1. : 高周波用配線構造及び高周波用配線構造の形成方法並びに高周波信号の波形整形方法
安永, 守利 -
2. : ニューラルネットワークを用いた半導体集積回路
安永, 守利 -
3. : 情報処理装置
安永, 守利 -
4. : 情報処理装置
安永, 守利 -
5. : データ処理装置
安永, 守利 -
6. : 情報処理装置およびその学習方法
安永, 守利 -
7. : 情報処理装置
安永, 守利 -
8. : 集積回路チップ接続方式
安永, 守利 -
9. : 情報処理装置及びそれを用いた並列処理装置
安永, 守利 -
10. : 情報処理装置
安永, 守利 -
11. : ニューラルネットワークを用いた半導体集積回路
安永, 守利 -
12. : ウェーハ・スケール集積回路
安永, 守利 -
13. : コネクタ装置
安永, 守利 -
14. 2012-130188: 高周波用配線構造体,高周波用実装基板,高周波用配線構造体の製造方法および高周波信号の波形整形方法
安永,守利 -
15. 2012-130181: 高周波用配線構造体,高周波用実装基板,高周波用配線構造体の製造方法および高周波信号の波形整形方法
安永,守利 -
16. 特願平9-158410: 情報処理装置及び半導体装置
安永, 守利 -
17. 特願2000-296985: 画像の比較・認証装置とその方法
安永, 守利 -
18. 特願2003-566600: 可変形ミラーの調整方法、調整装置および、その調整方法の実施のための処理プログラム
安永, 守利 -
19. 特願2004-216187: 情報処理装置および情報処理方法
安永, 守利
4,660 total views
この研究者の他の情報源
キーワードが似ている研究者
- 宇津呂 武仁 Artificial intelligence, 人工知能
- ARANHA CLAUS DE CASTRO Artificial Intelligence, 人工知能
- 久米 慶太郎 Artificial Intelligence, 人工知能
- 中島 崇仁 Artificial Intelligence, 人工知能
- 櫻井 鉄也 Artificial Intelligence, 人工知能

ORCID